KAIST, 초저전력 이더넷 집적회로 개발로 전력소모 절감 성공

▲국내연구진이 개발한 1/3 이하로 줄인 0.75W급 초저전력 100Gbps(1초당 10억 비트) 이더넷 집적회로.

[아시아경제 노미란 기자]국내 연구진이 기존보다 전력소모를 1/3 이하로 줄인 0.75W급 초저전력 100Gbps(1초당 10억 비트) 이더넷 IC(Integrated Circuit, 집적회로)의 개발에 성공하면서 데이터센터의 전력소모가 극적으로 줄어들 것으로 전망된다.18일 배현민 카이스트 전기및전자공학과 교수는 벤처기업 테라스퀘어와 공동으로 차세대 초소형 통신모듈(CFP4/QSFP28)에 탑재 가능한 유일한 솔루션 IC를 개발했다고 밝혔다. 2006년 미국의 데이터 센터는 연간 전력소비 가운데 1.5%(610억 kWh)로 나타났으며, 이 수치는 우리나라 가정에서 연간 소비되는 총 전력량과 맞먹는 수준이다. 연구팀은 올 8월 상용화 전 단계인 시제품 개발을 마쳤다. 지난 9월 영국에서 열린 ‘2013 유럽 국제 광통신 전시회’에서 실시간 시연 및 전시를 진행했으며 같은달 세계최대의 통신장비업체인 C사에서 성공적으로 시연을 마쳤다. 이와 함께 연구팀이 개발한 IC는 지난달 열린 ‘제14회 대한민국 반도체 설계대전’에서 독창성과 파급효과를 인정받아 대통령상을 수상하기도 했다.배현민 교수는 “이번에 개발한 초저전력 100Gbps 이더넷 IC 기술은 특정분야에 국한되는 것이 아니라 거의 모든 차세대 초고속 통신에 적용 가능한 기술로 향후 고속 USB, HDMI, TV 인터페이스 등 많은 분야에 응용 가능하다”고 말했다.노미란 기자 asiaroh@asiae.co.kr<ⓒ세계를 보는 창 경제를 보는 눈, 아시아경제(www.asiae.co.kr) 무단전재 배포금지>

산업2부 노미란 기자 asiaroh@asiae.co.krⓒ 경제를 보는 눈, 세계를 보는 창 아시아경제
무단전재, 복사, 배포 등을 금지합니다.

오늘의 주요 뉴스

헤드라인

많이 본 뉴스