[아시아경제 김진우 기자]하이닉스반도체(대표 권오철)는 관통 전극(TSV·Through Silicon Via) 기술을 활용해 40나노급 2기가비트(Gb) DDR3 D램을 8단 적층하는데 성공했다고 9일 밝혔다. 단일 패키지에서 고용량 16Gb를 구현하게 된 것은 이번이 처음이다.16Gb D램은 현재의 와이어 본딩(Wire bonding) 기술로는 패키지 크기 증가와 전기적 특성 저하로 인해 단일 패키지로 제작이 불가능하고, 20나노 초반급 공정기술을 적용한 4Gb D램이 개발돼야 구현이 가능하다.이번에 개발된 제품은 TSV 기술을 활용해 이같은 한계를 극복하고 2Gb D램을 8단으로 수직 적층해 하나의 패키지에서 고용량을 구현하게 됐다. 이 제품을 모듈로 제작하면 최대 64기가바이트(GB)의 고용량을 구현할 수 있어 서버 및 워크스테이션 등 대용량 메모리 수요에 적합하다.칩을 수직으로 적층해 관통전극을 형성하는 TSV 기술을 적용하면 와이어 본딩 방식에 비해 2배 이상 적층이 가능하면서 동작속도는 50%가량 향상되고 소비전력도 40% 줄어든다는 장점이 있다.하이닉스는 이번에 개발된 제품을 통해 2013년 이후 본격 상용화 될 것으로 예상되는 64GB 모듈의 양산을 준비하는 한편, 기존 모바일 D램 대비 8배 빠른 TSV 개발도 추진해 향후 융·복합 반도체 제작의 필수적인 기술을 선제적으로 확보한다는 방침이다.홍성주 하이닉스 연구소장(전무)은 "TSV 기술을 이용한 고용량 메모리 제조 기술은 향후 2~3년 내에 메모리 산업의 핵심기술이 될 것"이라며 "이번 제품 개발은 고용량과 융복합화로 변화하는 메모리 솔루션의 기반을 구축했다는 점에 그 의의가 있다"고 말했다.김진우 기자 bongo79@<ⓒ세계를 보는 창 경제를 보는 눈, 아시아경제(www.asiae.co.kr) 무단전재 배포금지>
산업부 김진우 기자 bongo79@ⓒ 경제를 보는 눈, 세계를 보는 창 아시아경제
무단전재, 복사, 배포 등을 금지합니다.